mirror of
https://github.com/fairwaves/UHD-Fairwaves.git
synced 2025-10-23 07:42:00 +00:00
umtrx: fix typo in settings bus assign
This commit is contained in:
@@ -708,7 +708,7 @@ module umtrx_core
|
||||
.dsp_clk(dsp_clk), .dsp_rst(dsp_rst),
|
||||
.fe_clk(fe_clk), .fe_rst(fe_rst),
|
||||
.set_stb_dsp(set_stb_dsp), .set_addr_dsp(set_addr_dsp), .set_data_dsp(set_data_dsp),
|
||||
.set_stb_fe(set_stb_fe), .set_addr_fe(set_addr_dsp), .set_data_fe(set_data_fe),
|
||||
.set_stb_fe(set_stb_fe), .set_addr_fe(set_addr_fe), .set_data_fe(set_data_fe),
|
||||
.front_i(rx_fe_sw[0]?front1_i:front0_i),
|
||||
.front_q(rx_fe_sw[0]?front1_q:front0_q),
|
||||
.adc_stb(rx_fe_sw[0]?adc1_strobe:adc0_strobe),
|
||||
@@ -731,7 +731,7 @@ module umtrx_core
|
||||
.dsp_clk(dsp_clk), .dsp_rst(dsp_rst),
|
||||
.fe_clk(fe_clk), .fe_rst(fe_rst),
|
||||
.set_stb_dsp(set_stb_dsp), .set_addr_dsp(set_addr_dsp), .set_data_dsp(set_data_dsp),
|
||||
.set_stb_fe(set_stb_fe), .set_addr_fe(set_addr_dsp), .set_data_fe(set_data_fe),
|
||||
.set_stb_fe(set_stb_fe), .set_addr_fe(set_addr_fe), .set_data_fe(set_data_fe),
|
||||
.front_i(rx_fe_sw[1]?front1_i:front0_i),
|
||||
.front_q(rx_fe_sw[1]?front1_q:front0_q),
|
||||
.adc_stb(rx_fe_sw[1]?adc1_strobe:adc0_strobe),
|
||||
@@ -759,7 +759,7 @@ assign dsp_rx1_valid = 0;
|
||||
.dsp_clk(dsp_clk), .dsp_rst(dsp_rst),
|
||||
.fe_clk(fe_clk), .fe_rst(fe_rst),
|
||||
.set_stb_dsp(set_stb_dsp), .set_addr_dsp(set_addr_dsp), .set_data_dsp(set_data_dsp),
|
||||
.set_stb_fe(set_stb_fe), .set_addr_fe(set_addr_dsp), .set_data_fe(set_data_fe),
|
||||
.set_stb_fe(set_stb_fe), .set_addr_fe(set_addr_fe), .set_data_fe(set_data_fe),
|
||||
.front_i(rx_fe_sw[2]?front1_i:front0_i),
|
||||
.front_q(rx_fe_sw[2]?front1_q:front0_q),
|
||||
.adc_stb(rx_fe_sw[2]?adc1_strobe:adc0_strobe),
|
||||
@@ -782,7 +782,7 @@ assign dsp_rx1_valid = 0;
|
||||
.dsp_clk(dsp_clk), .dsp_rst(dsp_rst),
|
||||
.fe_clk(fe_clk), .fe_rst(fe_rst),
|
||||
.set_stb_dsp(set_stb_dsp), .set_addr_dsp(set_addr_dsp), .set_data_dsp(set_data_dsp),
|
||||
.set_stb_fe(set_stb_fe), .set_addr_fe(set_addr_dsp), .set_data_fe(set_data_fe),
|
||||
.set_stb_fe(set_stb_fe), .set_addr_fe(set_addr_fe), .set_data_fe(set_data_fe),
|
||||
.front_i(rx_fe_sw[3]?front1_i:front0_i),
|
||||
.front_q(rx_fe_sw[3]?front1_q:front0_q),
|
||||
.adc_stb(rx_fe_sw[3]?adc1_strobe:adc0_strobe),
|
||||
@@ -817,7 +817,7 @@ assign dsp_rx3_valid = 0;
|
||||
.dsp_clk(dsp_clk), .dsp_rst(dsp_rst),
|
||||
.fe_clk(fe_clk), .fe_rst(fe_rst),
|
||||
.set_stb_dsp(set_stb_dsp), .set_addr_dsp(set_addr_dsp), .set_data_dsp(set_data_dsp),
|
||||
.set_stb_fe(set_stb_fe), .set_addr_fe(set_addr_dsp), .set_data_fe(set_data_fe),
|
||||
.set_stb_fe(set_stb_fe), .set_addr_fe(set_addr_fe), .set_data_fe(set_data_fe),
|
||||
.dac_a(dac0_a), .dac_b(dac0_b), .dac_stb(dac0_strobe), .run(run_tx0),
|
||||
.vita_data_sys(sram0_data), .vita_valid_sys(sram0_valid), .vita_ready_sys(sram0_ready),
|
||||
.err_data_sys(err_tx0_data), .err_valid_sys(err_tx0_valid), .err_ready_sys(err_tx0_ready),
|
||||
@@ -839,7 +839,7 @@ assign dsp_rx3_valid = 0;
|
||||
.dsp_clk(dsp_clk), .dsp_rst(dsp_rst),
|
||||
.fe_clk(fe_clk), .fe_rst(fe_rst),
|
||||
.set_stb_dsp(set_stb_dsp), .set_addr_dsp(set_addr_dsp), .set_data_dsp(set_data_dsp),
|
||||
.set_stb_fe(set_stb_fe), .set_addr_fe(set_addr_dsp), .set_data_fe(set_data_fe),
|
||||
.set_stb_fe(set_stb_fe), .set_addr_fe(set_addr_fe), .set_data_fe(set_data_fe),
|
||||
.dac_a(dac1_a), .dac_b(dac1_b), .dac_stb(dac1_strobe), .run(run_tx1),
|
||||
.vita_data_sys(sram1_data), .vita_valid_sys(sram1_valid), .vita_ready_sys(sram1_ready),
|
||||
.err_data_sys(err_tx1_data), .err_valid_sys(err_tx1_valid), .err_ready_sys(err_tx1_ready),
|
||||
|
Reference in New Issue
Block a user